10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 frumur 20nm Tækni 0,9V 1152-pin FC-FBGA
Tæknilýsingar vöru
ESB RoHS | Samhæft |
ECCN (Bandaríkin) | 3A991 |
Staða hluta | Virkur |
HTS | 8542.39.00.01 |
SVHC | Já |
SVHC fer yfir viðmiðunarmörk | Já |
Bílar | No |
PPAP | No |
Ættarnafn | Arria® 10 GX |
Ferli Tækni | 20nm |
Notenda I/Os | 504 |
Fjöldi skráninga | 1708800 |
Rekstrarspenna (V) | 0,9 |
Rökfræðilegir þættir | 1150000 |
Fjöldi margfaldara | 3036 (18x19) |
Gerð forritsminni | SRAM |
Innbyggt minni (Kbit) | 54260 |
Heildarfjöldi blokkarvinnsluminni | 2713 |
EMACs | 3 |
Tækjarógíkeiningar | 1150000 |
Tæki Fjöldi DLLs/PLLs | 32 |
Senditæki rásir | 96 |
Sendiviðtakahraði (Gbps) | 17.4 |
Sérstakur DSP | 1518 |
PCIe | 4 |
Forritunarhæfni | Já |
Stuðningur við endurforritun | Já |
Afritunarvörn | Já |
Forritunarhæfni í kerfinu | Já |
Hraðastig | 2 |
Single-Ended I/O staðlar | LVTTL|LVCMOS |
Ytra minnisviðmót | DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM |
Lágmarksrekstrarspenna (V) | 0,87 |
Hámarksrekstrarspenna (V) | 0,93 |
I/O spenna (V) | 1.2|1.25|1.35|1.5|1.8|2.5|3 |
Lágmarksnotkunarhiti (°C) | 0 |
Hámarksnotkunarhiti (°C) | 100 |
Hitastig birgja | Framlengdur |
Vöruheiti | Arria |
Uppsetning | Yfirborðsfesting |
Hæð pakka | 2,95 |
Pakkningabreidd | 35 |
Lengd pakka | 35 |
PCB breytt | 1152 |
Venjulegt heiti pakka | BGA |
Birgir pakki | FC-FBGA |
Pinnafjöldi | 1152 |
Blý lögun | Bolti |
Munurinn og tengslin á milli FPGA og CPLD
1. FPGA skilgreining og einkenni
FPGAtekur upp nýtt hugtak sem heitir Logic Cell Array (LCA) og Configurable Logic Block (CLB) og Input Output (IOB) Block and Interconnect.Stillanleg rökfræðieining er grunneiningin til að átta sig á notendaaðgerðinni, sem venjulega er raðað í fylki og dreifir öllu flísinni.Inntaks-úttakseiningin IOB lýkur viðmótinu á milli rökfræðinnar á flísinni og ytri pakkapinna og er venjulega raðað í kringum flísarkerfið.Innri raflögn samanstendur af mismunandi lengdum af vírhlutum og nokkrum forritanlegum tengirofum, sem tengja saman ýmsa forritanlega rökfræðiblokka eða I/O blokkir til að mynda hringrás með ákveðna virkni.
Grunneiginleikar FPGA eru:
- Notkun FPGA til að hanna ASIC hringrás, notendur þurfa ekki að varpa fram framleiðslu, geta fengið viðeigandi flís;
- FPGA er hægt að nota sem tilraunasýni af öðrum fullkomlega sérsniðnum eða hálfsérsniðnumASIC hringrás;
- Það eru nóg af kveikjum og I/O pinna í FPGA;
- FPGA er eitt af tækjunum með stystu hönnunarlotuna, lægsta þróunarkostnaðinn og minnstu áhættuna í ASIC hringrásinni.
- FPGA samþykkir háhraða CHMOS ferli, litla orkunotkun og getur verið samhæft við CMOS og TTL stig.
2, CPLD skilgreining og einkenni
CPLDer aðallega samsett úr forritanlegum rökfræðilegri fjölfrumu (LMC) í kringum miðju forritanlegu samtengingarfylkiseiningarinnar, þar sem LMC rökfræðiskipulagið er flóknara, og hefur flókna samtengingarbyggingu I/O eininga, er hægt að búa til af notanda skv. þarfir sértækrar hringrásarbyggingar, til að ljúka ákveðnum aðgerðum.Vegna þess að rökfræðiblokkirnar eru samtengdar við málmvíra með föstum lengd í CPLD, hefur hönnuð rökrásin tímafyrirsjáanleika og forðast ókostina við ófullnægjandi spá um tímasetningu á sundri samtengingarbyggingu.Um 1990 þróaðist CPLD hraðar, ekki aðeins með rafmagnseiginleikum, heldur einnig með háþróaðri eiginleikum eins og brúnskönnun og netforritun.
Einkenni CPLD forritunar eru sem hér segir:
- Rökfræðileg og minnisauðlindir eru nóg (Cypress De1ta 39K200 hefur meira en 480 Kb af vinnsluminni);
- Sveigjanlegt tímasetningarlíkan með óþarfi leiðarúrræði;
- Sveigjanlegt til að breyta pinnaúttakinu;
- Hægt að setja upp á kerfið og endurforrita;
- Mikill fjöldi I/O eininga;
3. Mismunur og tengingar á milli FPGA og CPLD
CPLD er skammstöfun á flóknu forritanlegu rökfræðitæki, FPGA er skammstöfun á sviði forritanlegu hliðarfylki, virkni þeirra tveggja er í grundvallaratriðum sú sama, en innleiðingarreglan er aðeins öðruvísi, svo við getum stundum hunsað muninn á þessu tvennu, sameiginlega vísað til sem forritanlegt rökfræðitæki eða CPLD/FPGA.Það eru nokkur fyrirtæki sem framleiða CPLD/FPGas, þau stærstu þrjú eru ALTERA,XILINX og LAT-TICE.CPLD niðurbrot combinatorial rökfræði virka er mjög sterk, fjölvi eining getur brotið niður tugi eða jafnvel meira en 20-30 combinatorial rökfræði inntak.Hins vegar getur LUT af FPGA aðeins séð um samsetningarrökfræði 4 inntak, svo CPLD er hentugur til að hanna flókna samsetningu rökfræði eins og afkóðun.Hins vegar ákvarðar framleiðsluferlið FPGA að fjöldi LUTs og kveikja sem eru í FPGA flísinni er mjög stór, oft þúsundir þúsunda, getur CPLD yfirleitt aðeins náð 512 rökréttum einingum og ef flísverðinu er deilt með fjölda rökrænna einingar, er rökréttur meðalkostnaður FPGA mun lægri en CPLD.Þannig að ef mikill fjöldi kveikja er notaður í hönnuninni, eins og að hanna flókna tímarökfræði, þá er FPGA góður kostur.
Þrátt fyrir að bæði FPGA og CPLD séu forritanleg ASIC tæki og hafa marga sameiginlega eiginleika, vegna mismunandi uppbyggingar CPLD og FPGA, hafa þau sín eigin einkenni:
- CPLD er hentugra til að klára ýmis reiknirit og samsetningarrökfræði og FPGA er hentugra til að klára röð rökfræði.Með öðrum orðum, FPGA er hentugra fyrir flip-flop ríka uppbyggingu, en CPLD er hentugra fyrir flip-flop takmarkaða og vörutíma ríka uppbyggingu.
- Samfelld leiðaruppbygging CPLD ákvarðar að tímasetningartöf þess sé einsleit og fyrirsjáanleg, á meðan sundurliðuð leiðaruppbygging FPGA ákvarðar að seinkun þess sé ófyrirsjáanleg.
- FPGA hefur meiri sveigjanleika en CPLD í forritun.
- CPLD er forritað með því að breyta rökfræðivirkni fastrar innri hringrásar, en FPGA er forritað með því að breyta raflögn innri tengingarinnar.
- Fpgas er hægt að forrita undir rökfræðilegum hliðum en CPLDS eru forrituð undir rökrænum blokkum.
- FPGA er samþættara en CPLD og hefur flóknari raflögn uppbyggingu og rökfræði útfærslu.
Almennt séð er orkunotkun CPLD meiri en FPGA, og því hærra sem samþættingarstigið er, því augljósara.