Nýtt upprunalegt XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip Integrated Circuits
Tæknilýsing | |
Minnisflokkur | SKÓLABALL |
Þéttleiki | 16777 kbits |
Fjöldi orða | 2000 þús |
Bitar í orði | 8 bita |
Tegund pakka | KERAMIK, LCC-44 |
Pinnar | 44 |
Rökfræði fjölskylda | CMOS |
Framboðsspenna | 3,3V |
Vinnuhitastig | -55 til 125 C (-67 til 257 F) |
Xilinx kynnir háþéttni QPro™ XQR17V16 röð geislunarhertu QML stillingar PROM sem veita auðveld í notkun, hagkvæma aðferð til að geyma stóra Xilinx FPGA stillingar bitastrauma.XQR17V16CC44V er 3,3V tæki með geymslugetu upp á 16 Mb og getur starfað í annað hvort rað- eða bætibreiðum ham.fyrir einfaldaða blokkarmynd af XQR17V16 tæki arkitektúr.
Þegar FPGA er í Master Serial ham, býr það til stillingaklukku sem rekur PROM.Stuttum aðgangstíma eftir hækkandi klukkubrún birtast gögn á PROM DATA úttakspinnanum sem er tengdur FPGA DIN pinnanum.FPGA býr til viðeigandi fjölda klukkupúlsa til að klára uppsetninguna.Þegar það hefur verið stillt slekkur það á PROM.Þegar FPGA er í Slave Serial ham verða PROM og FPGA báðir að vera klukkaðir með komandi merki.
Þegar FPGA er í Master SelectMAP ham, býr það til stillingaklukkuna sem rekur PROM og FPGA.Eftir hækkandi CCLK brún eru gögn tiltæk á PROMs DATA (D0-D7) pinnum.Gögnin verða klukkuð inn í FPGA á næstu hækkandi brún CCLK.Þegar FPGA er í Slave SelectMAP ham verða PROM og FPGA báðir að vera klukkaðir af komandi merki.Hægt er að nota lausa sveiflu til að keyra CCLK.Hægt er að tengja mörg tæki saman með því að nota forstjóraúttakið til að keyra CE-inntak eftirfarandi tækis.Klukkuinntak og DATA úttak allra PROM í þessari keðju eru samtengd.Öll tæki eru samhæf og hægt er að tengja þau við aðra fjölskyldumeðlimi.Fyrir tækjaforritun, setur annað hvort Xilinx ISE Foundation eða ISE WebPACK hugbúnaðinn saman FPGA hönnunarskrána í staðlað Hex snið, sem síðan er flutt til flestra PROM forritara í atvinnuskyni.
Eiginleikar
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Tryggt TID upp á 50 kRad(Si) á hverja forskrift 1019.5
• Framleitt á epitaxial undirlagi
• 16Mbit geymslurými
• Ábyrgð notkun á öllu hitastigi hersins: –55°C til +125°C
• Eingöngu forritanlegt (OTP) skrifvarið minni hannað til að geyma uppsetningarbitastrauma Xilinx FPGA tækja
• Tvöfaldar stillingarstillingar
♦ Raðstilling (allt að 33 Mb/s)
♦ Samhliða (allt að 264 Mb/s við 33 MHz)
• Einfalt viðmót við Xilinx QPro FPGA
• Stöðuganleg til að geyma lengri eða marga bitastrauma
• Forritanleg endurstilla pólun (virk há eða virk lág) fyrir samhæfni við mismunandi FPGA lausnir
• Low-power CMOS fljótandi-hlið ferli
• 3,3V veituspenna
• Fáanlegt í CK44 keramikpakkningum(1)
• Forritunarstuðningur frá leiðandi framleiðendum forritara
• Hönnunarstuðningur með því að nota ISE Foundation eða ISE WebPACK hugbúnaðarpakkana
• Ábyrgð 20 ára líftíma varðveisla gagna
Forritun
Hægt er að forrita tækin á forritara frá Xilinx eða viðurkenndum þriðja aðila söluaðilum.Notandinn verður að tryggja að viðeigandi forritunaralgrím og nýjustu útgáfu forritarahugbúnaðarins séu notuð.Rangt val getur skaðað tækið varanlega.
Lýsing
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Tryggt TID upp á 50 kRad(Si) á hverja forskrift 1019.5
• Framleitt á epitaxial undirlagi
• 16Mbit geymslurými
• Ábyrgð notkun á öllu hitastigi hersins: –55°C til +125°C
• Eingöngu forritanlegt (OTP) skrifvarið minni hannað til að geyma uppsetningarbitastrauma Xilinx FPGA tækja
• Tvöfaldar stillingarstillingar
♦ Raðstilling (allt að 33 Mb/s)
♦ Samhliða (allt að 264 Mb/s við 33 MHz)
• Einfalt viðmót við Xilinx QPro FPGA
• Stöðuganleg til að geyma lengri eða marga bitastrauma
• Forritanleg endurstilla pólun (virk Há eða virk
Low) fyrir samhæfni við mismunandi FPGA lausnir
• Low-power CMOS fljótandi-hlið ferli
• 3,3V veituspenna
• Fáanlegt í CK44 keramikpakkningum(1)
• Forritunarstuðningur leiðandi forritara
framleiðendur
• Hönnunarstuðningur með því að nota ISE Foundation eða ISE
WebPACK hugbúnaðarpakkar
• Ábyrgð 20 ára líftíma varðveisla gagna