LCMXO2-256HC-4TG100C Original og nýr með samkeppnishæf verð á lager IC birgir
Eiginleikar vöru
Pbfree kóða | Já |
Rohs kóða | Já |
Hluti lífsferilskóði | Virkur |
Ihs Framleiðandi | LATTICE SEMICONDUCTOR CORP |
Hlutapakkakóði | QFP |
Lýsing pakka | LFQFP, |
Pinnafjöldi | 100 |
Náðu í samræmisreglur | samhæft |
ECCN kóða | EAR99 |
HTS kóða | 8542.39.00.01 |
Samacsys framleiðandi | Grindar hálfleiðari |
Viðbótar eiginleiki | VIRKAR EINNIG VIÐ 3,3 V NÁLFVÖRU |
JESD-30 kóða | S-PQFP-G100 |
JESD-609 kóða | e3 |
Lengd | 14 mm |
Rakanæmisstig | 3 |
Fjöldi sérstakra inntaka | |
Fjöldi I/O lína | |
Fjöldi inntaks | 55 |
Fjöldi útganga | 55 |
Fjöldi flugstöðva | 100 |
Rekstrarhiti - Hámark | 85°C |
Rekstrarhiti-mín | |
Skipulag | 0 hollur inntak, 0 I/O |
Úttaksaðgerð | BLANDAÐ |
Pakkningarefni | PLAST/EPOXÍ |
Pakkakóði | LFQFP |
Jafngildiskóði pakka | TQFP100,.63SQ |
Form pakka | FERNINGUR |
Stíll pakka | FLATPAKKUR, LÁGUR PRÓFÍL, FÍN PLÁS |
Pökkunaraðferð | BAKKI |
Hámarks endurflæðishiti (Cel) | 260 |
Aflgjafar | 2,5/3,3 V |
Forritanleg rökfræðigerð | FLASH PLD |
Töf á fjölgun | 7,36 ns |
Hæfnisstaða | Ekki hæfur |
Sætishæð-Max | 1,6 mm |
Framboðsspenna-Max | 3.462 V |
Framboðsspenna-mín | 2.375 V |
Framboðsspenna-Nom | 2,5 V |
Yfirborðsfesting | JÁ |
Hitastig | ANNAÐ |
Terminal Finish | Matt tin (Sn) |
Terminal Form | MÁFAVÆGUR |
Terminal Pitch | 0,5 mm |
Lokastaða | QUAD |
Time@Peak Reflow Hiti-Hámark (s) | 30 |
Breidd | 14 mm |
Vörukynning
The Complex Programmable Logic Device (CPLD) er forritssértækur samþættur hringrás (ASIC) í LSI (Large Scale Integrated Circuit) Integrated Circuit).Það er hentugur fyrir stjórnun ákafa stafræna kerfishönnun, og seinkun stjórn þess er þægileg.CPLD er eitt ört vaxandi tæki í samþættum hringrásum.
Hlutar CPLD
CPLD er flókið forritanlegt rökfræðitæki með stórum stíl og flókinni uppbyggingu, sem tilheyrir úrvali af stórum stíl.samþættar hringrásir.
CPLD hefur fimm meginhluta: rökræn fylkisblokk, stóreining, útvíkkað vörutímabil, forritanlegt hlerunarfylki og I/O stjórnblokk.
1. Logical Array Block (LAB)
Rökfræðileg fylkisblokk samanstendur af fylki 16 fjölfruma og margar LABS eru tengdar saman með forritanlegu fylki (PIA) og alþjóðlegri rútu
2. Fjölvi eining
Fjölvi einingin í MAX7000 seríunni samanstendur af þremur virkniblokkum: rökrænu fylki, vöruvalsfylki og forritanlegu skrá.
3. Framlengdur vörutími
Hægt er að senda eitt afurðarheiti hverrar þjóðhagsfrumu öfugt til baka í rökræna fylkið.
4. Forritanlegt hlerunarbúnaðarfylki PIA
Hægt er að tengja hvert rannsóknarstofu til að mynda nauðsynlega rökfræði í gegnum forritanlegt hlerunarbúnað.Þessi alþjóðlega rúta er forritanleg rás sem getur tengt hvaða merkjagjafa sem er í tækinu við áfangastað.
5. I/O stjórnblokk
Inn-/útstýringarblokkinn gerir kleift að stilla hvern inn-/út-pinna fyrir sig fyrir inntak/úttak og tvíátta notkun.
Samanburður á CPLD og FPGA
Þó bæðiFPGAogCPLDeru forritanleg ASIC tæki og hafa marga sameiginlega eiginleika, vegna mismunandi uppbyggingar CPLD og FPGA, hafa þau sín eigin einkenni:
1.CPLD er hentugra til að klára ýmis reiknirit og samsetningarrökfræði og FP GA er hentugra til að klára röð rökfræði.Með öðrum orðum, FPGA er hentugra fyrir flip-flop ríka uppbyggingu, en CPLD er hentugra fyrir flip-flop takmarkaða og vörutíma ríka uppbyggingu.
2.Samfellda leiðaruppbygging CPLD ákvarðar að tímasetningartöf þess sé samræmd og fyrirsjáanleg, en aðgreind leiðaruppbygging FPGA ákvarðar ófyrirsjáanleika seinkunarinnar.
3.FPGA hefur meiri sveigjanleika en CPLD í forritun.CPLD er forritað með því að breyta rökfræðiaðgerðinni með fastri innri tengingarrás, en FPGA er forrituð með því að breyta raflögn innri tengingarinnar.FP GA er hægt að forrita undir rökfræðilegu hliði en CPLD er forritað undir rökfræðiblokk.
4. Samþætting FPGA er hærri en CPLD, og hún hefur flóknari raflögn og útfærslu á rökfræði.
5.CPLD er þægilegra í notkun en FPGA.CPLD forritun með E2PROM eða FASTFLASH tækni, engin ytri minni flís, auðvelt í notkun.Hins vegar þarf að geyma forritunarupplýsingar FPGA í ytra minni og notkunaraðferðin er flókin.
6. CPLDS eru hraðari en FPgas og hafa meiri tímafyrirsjáanleika.Þetta er vegna þess að FPGas eru hliðarstigsforritun og dreifðar samtengingar eru teknar upp á milli CLBS, á meðan CPLDS eru rökfræðilegar blokkarforritun og samtengingar milli rökfræðilegra blokka þeirra eru settar saman.
7.Á forritunarháttum er CPLD aðallega byggt á E2PROM eða FLASH minni forritun, forritunartími allt að 10.000 sinnum, kosturinn er sá að kerfið slökkva á forritunarupplýsingunum glatast ekki.CPLD má skipta í tvo flokka: forritun á forritara og forritun á kerfinu.Flest FPGA er byggt á SRAM forritun, forritunarupplýsingar glatast þegar slökkt er á kerfinu og forritunargögnin þarf að skrifa aftur á SRAM utan frá tækinu í hvert sinn sem kveikt er á því.Kostur þess er að það er hægt að forrita það hvenær sem er, og það er hægt að forrita það fljótt í vinnunni, til að ná fram kraftmikilli uppsetningu á borð- og kerfisstigi.
8. CPLD trúnaður er góður, FPGA trúnaður er lélegur.
9.Almennt er orkunotkun CPLD meiri en FPGA, og því hærra sem samþættingarstigið er, því augljósara.